一、晶圆厂的首片曙光
十二月八日,凌晨四点半,新竹科学园区笼罩在细雨薄雾中。
台积电Fab 15厂的无尘室里,工程师们屏息凝神。流片机台发出轻微的蜂鸣声,最后一层金属导线层沉积完成。机械臂缓缓将承载着“磐石3号”芯片的晶圆从腔室中取出,放入检测台。
激光扫描仪启动,红色光点在晶圆表面游走。大屏幕上,数以亿计的晶体管阵列逐渐显形,像一片微缩的钢铁丛林。工艺工程师快速核对关键尺寸:鳍片宽度7纳米,栅极间距42纳米,金属层厚度达标……
“物理尺寸全部合格。”主工程师的声音在安静中格外清晰。
接着是电性测试。探针台降下,数千根细如发丝的探针轻触芯片焊盘。电压、电流、电阻数据瀑布般刷屏。
“静态功耗……通过。”
“漏电流……通过。”
“阈值电压分布……通过。”
最后一项是频率测试。工程师深吸一口气,输入目标频率:3.2GHz。这是“磐石3号”设计的最高工作频率,比前代提升25%。
测试程序启动,进度条缓慢推进。10%……50%……80%……
突然,屏幕跳出一个红色警告:“时钟树时序违例,最大频率2.8GHz。”
现场气氛骤然凝固。2.8GHz意味着性能只有设计的87.5%,虽然仍然可用,但失去了竞争优势。
“不可能,”北京视频会议那头的林振华脱口而出,“我们仿真了无数次,3.2GHz绝对可行。查问题,不是降频。”
台湾这边的工程师犹豫:“林总,第一次流片能有2.8GHz已经不错了。很多公司要调三四轮才能达到设计目标。”
“我们不是‘很多公司’,”林振华斩钉截铁,“调数据,我要看具体哪个模块拖了后腿。”
详细报告出来了:问题出在时钟树的一个分支上。由于制造过程中的微小工艺波动,该路径的延迟比预期多了12皮秒(万亿分之一秒)。单个路径的微小偏差,被整个时钟树放大,拖累了整体频率。
“解决方案有两种,”工艺专家分析,“一是重新设计时钟树,但那要重新流片,至少三个月;二是调整供电电压,牺牲一点功耗来提速。”
“调电压能提到多少?”
“保守估计3.0GHz,激进点3.1GHz,但功耗会增加8%-15%。”
“那就调。我们先拿到3.0GHz的样品,同时准备时钟树优化版。”
这不是容易的决定。提高电压会增加发热,影响芯片寿命。但林振华有他的计算:“第一代产品先保证性能站稳,功耗问题下一代优化。市场不会给我们两次机会证明自己。”
接下来四十八小时,团队进入极限状态。北京的设计团队重新仿真不同电压下的性能功耗曲线,台湾的工艺团队调整测试方案,上海的封装团队准备多种散热方案。
十二月十日下午三点,重新测试结果出炉:电压提升0.05V,频率稳定在3.05GHz,功耗增加11%。虽然不是完美的3.2GHz,但已经超过市面同类产品。
“可以接受,”林振华在跨洋会议上拍板,“量产版我们就用这个参数。但通知所有客户:这是性能优先版本,明年会有功耗优化版。”
更重要的决定在后面。首批流片共有三百片晶圆,合格率78%,产出一万五千颗芯片。按计划,这些芯片应该全部用于客户送样和市场推广。
但林振华提出:“留出三千颗,免费送给国内高校和科研机构。”
“为什么?这些都是钱啊。”财务总监不解。
“两个原因:第一,让更多人用起来,发现我们没发现的问题;第二,培养生态。如果学生用我们的芯片做研究,毕业后就会习惯用我们的产品。”
这个想法遭到部分高管反对。一颗芯片成本约两百美元,三千颗就是六十万美元,还不算封装测试费用。
争论不下时,陈念做了仲裁:“我支持林总。六十万美元,就当市场教育费用。但如果能因此培养出一百个熟悉我们芯片的工程师,价值远不止六十万。”
最终,三千颗芯片被分装成“磐石开发者套件”,附赠详细文档和开发工具,寄往清华、北大、中科院等五十家机构。随箱还有一封信:“这是中国自主设计的14纳米高性能芯片,期待与您共同探索它的潜力。”
十二月十五日,第一批反馈来了。清华大学计算机系的一个博士生在开源社区发帖:“‘磐石3号’的AI加速模块确实厉害,我们的人脸识别算法速度提升了三倍。但发现一个bug:在高温下内存访问偶尔会出错。”
帖子附了详细的测试数据和复现方法。
未来资本的工程师连夜分析,发现是一个温度传感器的校准问题。由于测试时温度范围不够宽,漏掉了极端情况。
这章没有结束,请点击下一页继续阅读!
喜欢蚀骨承恩请大家收藏:(m.zuiaixs.net)蚀骨承恩醉爱小说网更新速度全网最快。